# uProcessador 5 "Calculadora Programável"

Partindo da ROM, PC, UC, ULA e Banco de Registradores dos laboratórios anteriores, executar um programa para executar uma lista de instruções aritméticas.

Implemente apenas instruções da ULA, de carga de constantes, transferência de valores entre registradores, salto incondicional e *nop*; outras instruções ficam para depois.

Também acrescente um Registrador de Instrução no circuito, que apenas armazena a instrução lida da ROM, que será executada nos clocks seguintes. Note que juntar tudo isso dá mais trabalho do que parece.

**Sugestão:** pra agilizar o *debug*, que pode começar a ficar tedioso, faça um *script* (no *bash* ou um .bat) ou *makefile* para compilar e simular, e use um arquivo para a lista de sinais do *gtkwave* como mencionado no laboratório #3.

### Contadores em VHDL

Uma máquina de estados simples é apenas um contador. Em VHDL, ele é similar a um registrador:

```
library ieee;
use ieee.std logic 1164.all;
use ieee.numeric std.all;
entity mag estados is
   port( clk,rst: in std logic;
         estado: out unsigned(1 downto 0)
   );
end entity;
architecture a mag estados of mag estados is
   signal estado s: unsigned(1 downto 0);
begin
   process(clk, rst)
   begin
      if rst='1' then
         estado s <= "00";
      elsif rising edge(clk) then
         if estado s="10" then
                                     -- se agora esta em 2
            estado s <= "00";
                                    -- o prox vai voltar ao zero
         else
            estado s <= estado s+1; -- senao avanca
         end if;
      end if;
   end process;
   estado <= estado s;
end architecture;
```

O código acima produz uma contagem de 0 a 2. Reproduza-o ipsis literis<sup>1</sup>, não invente mudanças.

Perceba a comparação para o fim da contagem: primeiro vem "if estado\_s="10" then" e só depois há o incremento. Não tente incrementar antes pra comparar com "11" depois.² Deste jeito aqui facilita.

Se guiser fazer uma máguina com transições condicionais, como no multiciclo do livro, há

<sup>1</sup> Ou seja, absolutamente idêntico.

<sup>2</sup> O "signal" só vai ser atualizado ao final do ciclo de simulação (o "end process;"), então deve-se comparar com o valor original, ainda não atualizado. Para atualizações imediatas, deve-se usar "variable", que possui sintaxe levemente diferente. Evite estas complicações se possível.

um pdf no Moodle que descreve como fazer uma máquina de Moore, que é uma solução geralmente mais difícil de fazer funcionar. Você pode até usar, mas tenha certeza de *pensar bem, cuidadosamente,* na solução que está tentando implementar; daí rola.

### Implementação

Sugiro fazer uma máquina de 3 estados: *fetch, decode* e *execute,* embora usar 2 já seria o suficiente neste lab<sup>3</sup>. No *fetch* a ROM é lida e este valor é escrito no Registrador de Instrução.

O resto do trabalho é decodificar as instruções e gerar os sinais adequados para cada uma; e ligar todos os componentes seguindo aproximadamente o esquema do livro-texto.

A especificação do processador a implementar e a largura de bits da ROM estão no Moodle.

As instruções a serem codificadas são aquelas escolhidas pela equipe na semana passada. É obrigatório estas instruções *exatas* (não "quase iguais") estarem presentes no *assembly* do processador escolhido pela equipe.

O formato de instruções e *opcodes* é livre e deverá ser decidido, implementado e documentado num arquivo à parte. É permitido mudar os formatos de instrução (*opcodes*) em laboratórios posteriores.

#### **Testes**

Na versão final entregue, os pinos visíveis no top level, visualizados no gtkwave, devem ser:

- reset:
- clock:
- estado:
- PC:
- instrução (saída do Registrador de Instrução);
- saídas do banco de registradores (valores de Reg1 e Reg2);
- saída da ULA.

Pode usar outros pinos durante a implementação e a fase de debug, mas retire-os para a entrega.

Também espero que você teste vários programas durante o desenvolvimento mas, para a entrega, o *testbench* e a ROM devem estar configurados para executar um programa que faz o seguinte:

- 1. Carrega R3 (o registrador 3) com o valor 5
- 2. Carrega R4 com 8
- 3. Soma R3 com R4 e guarda em R5
- 4. Subtrai 1 de R5
- 5. Salta para o endereço 20
- 6. No endereço 20, copia R5 para R3
- 7. Salta para a terceira instrução desta lista (R5 <= R3+R4)

O programa deverá ser documentado no projeto.

## Arquivos a Entregar

Anexe na entrega:

- Todos os fontes .vhd e os testbenches \_tb.vhd respectivos, compactados num arquivo só ou não (O testbench principal (*top-level*) deverá ser chamado "processador\_tb.vhd")
- Datasheet (manual) do processador escolhido em pdf ou link para ele
- Páginas do manual com as instruções escolhidas em destaque, em pdf (veja mais adiante)
- 3 Você pode alterar isso depois, mas se quiser usar mais estados (a RAM pode ficar mais clara com 4 estados, p. ex.), fique à vontade.

- Especificação da codificação das instruções em .txt ou .pdf (planilha ou texto)
- Código assembly e codificação na ROM para o programa-teste pedido (pode estar apenas dentro do arquivo "rom.vhd" se você desejar, ou num arquivo à parte); repetindo: eu quero as instruções em assembly, não apenas os opcodes

As páginas que descrevem as instruções implementadas, com destaque se necessário, devem ser entregues à parte. Por exemplo:

| T bit Value of T tinstruction of |                                   | mat Description                                                         |          |                        |            |     |
|----------------------------------|-----------------------------------|-------------------------------------------------------------------------|----------|------------------------|------------|-----|
|                                  |                                   |                                                                         |          |                        |            |     |
|                                  | - A                               | Table 37: Notation used                                                 | in instr | uction list            |            |     |
|                                  | caling (x1, x2, x4<br>operand(s). | l, or ×8) is executed acco                                              | arding   | to the size of the ins | tructi on  |     |
| Instruction                      |                                   | Operation                                                               |          | Instruction code       | Privileged | Tbi |
| MOV                              | #imm,Rn                           | imm → sign extension –                                                  | ∍ Rn     | 1110nnnniiiiiiii       |            | _   |
| MOV.W                            | @(disp,PC),Rn                     | $(disp \times 2 + PC + 4) \rightarrow si$<br>extension $\rightarrow Rn$ | gn       | 1001nnnnddddddddd      | -          | -   |
| MOV.L                            | @(disp,PC),Rn                     | (disp × 4 + PC & 0xFFFF<br>+ 4) → Rn                                    | FFFC     | 1101nnnnddddddddd      | -          | -   |
|                                  | Rm,Rn                             | $Rm \to Rn$                                                             |          | 0110nnnnmmmm0011       | _          | _   |
| MOV                              |                                   |                                                                         |          | 0010nnnnmmmm0000       |            | _   |
| MOV<br>MOV.B                     | Rm,@Rn                            | $Rm \rightarrow (Rn)$                                                   |          |                        |            |     |
|                                  | Rm,@Rn<br>Rm,@Rn                  | $Rm \rightarrow (Rn)$<br>$Rm \rightarrow (Rn)$                          |          | 0010nnnnmmm0001        | _          | _   |
| MOV.B                            |                                   |                                                                         |          |                        | _          | _   |
| MOV.B<br>MOV.W                   | Rm,@Rn                            | Rm 	o (Rn)                                                              | → Rn     | 0010nnnnmmmm0001       |            |     |

Isso pode ser entregue em pdf, ou um printscreen em jpg, tanto faz.

Também é necessário entregar um documento com a codificação utilizada, ou seja, o formato das instruções e *opcodes* usados. Inclua explicitamente qualquer adaptação que se decidiu fazer (ex.: não usar o \$0 como constante ou então mapear o acumulador para o \$1, se for o caso).

Crie uma codificação de instruções para o seu processador. Anote-a num arquivo texto, pdf ou planilha, explicitando os campos.

Para cada programa que você for implementar, liste as instruções indicando os endereços de memória e os códigos de máquina *em hexadecimal ou binário*. Decimal é para os fracos.

*Dica:* se você explicitar uma string como binária (colocando B na frente) dá pra usar sublinhado como separador pra visualizar melhor, sem alterar o valor:

```
result s <= B"0010 101 110"; -- ou seja, vale "0010101110"
```

Lembrando: para concatenar dois std\_logic\_vector (ou unsigned) basta usar &:

```
final_s <= canal_i & "00" & sel_s; -- sendo std_logic_vector ou unsigned</pre>
```

Última sugestão: releia rapidamente o FAQ do Moodle pra ver os erros comuns, alguns deles costumam surgir neste momento. Em especial tem esse aqui:

"Você usou if? *Você usou if?!* Peralá, só use isso dentro do registrador, campeão. Se a internet sugeriu que você usasse em outro lugar, *ignore-a* e **não use if.**"